banner
Centro de Noticias
Nuestra prioridad es agregar constantemente productos nuevos y creativos a nuestra colección en todo el mundo.

GOWIN Semiconductor y Andes Technology Corp. anuncian el primer RISC

Jan 12, 2024

GOWIN ofrece la CPU IP Andes A25 RISC-V y el subsistema AE350 como núcleos duros instanciados en su FPGA GW5AST-138

San José, 29 de agosto de 2023 (GLOBE NEWSWIRE) -- Andes Technology Corporation (TWSE: 6533; SIN: US03420C2089; ISIN: US03420C1099), un proveedor líder de procesadores RISC-V de 32/64 bits de alta eficiencia y bajo consumo cores y miembro fundador principal de RISC-V International, se complace en anunciar que su CPU IP AndesCore™ A25 RISC-V y su subsistema periférico AE350 están reforzados e integrados en el chip FPGA GW5AST-138 de GOWIN Semiconductor, la empresa de FPGA de más rápido crecimiento en el mundo. . Esta integración, uno de los primeros microcontroladores RISC-V completos en una FPGA, proporciona a los diseñadores la potencia del procesador A25 y los periféricos que la mayoría de los procesadores necesitan sin consumir ningún recurso de FPGA. Por lo tanto, el equipo de hardware puede poblar la FPGA con su diseño de valor agregado, mientras que el equipo de software puede crear simultáneamente código de aplicación basado en el rico ecosistema RISC-V.

“Andes está comprometido a ofrecer tecnologías RISC-V de vanguardia que permitan a los desarrolladores crear soluciones innovadoras y eficientes. La integración de la CPU A25 RISC-V y el subsistema periférico AE350 como núcleo duro en el FPGA GW5AST-138 de GOWIN Semiconductor marca un hito importante en el logro de esta visión”, dijo la vicepresidenta de ventas de Andes Norteamérica, Vivien Lin. “Esto representa un hito importante para la arquitectura RISC-V, ya que proporciona a nuestros clientes conjuntos una plataforma de desarrollo de hardware versátil para crear, depurar y verificar su diseño de SoC definitivo antes de comprometer su lista de redes para la fabricación de silicio. Para los clientes que no requieren un SoC, permitirá una computadora RISC-V completa lista para manejar sus aplicaciones finales”.

"En la familia Arora V, incorporamos los periféricos que una CPU RISC-V normalmente requiere en instanciaciones difíciles", afirma Jim Gao, director sénior de desarrollo de soluciones de GOWIN. “Incluimos un SerDes de alta velocidad totalmente controlable para aplicaciones de comunicación, agregación de video y aceleración informática de IA que exigen velocidades de datos muy altas. Otras funciones instanciadas incluyen módulos Block RAM que admiten corrección de errores ECC, GPIO de voltaje múltiple de alto rendimiento y arquitectura de reloj de alta precisión. Estas funciones duras ahorran al tejido programable FPGA hasta 138K LUT para la implementación lógica única de los diseñadores".

Acerca del FPGA GW5AST-138 basado en RISC-V:

El núcleo duro AndesCore™ A25, que funciona a 400 MHz, admite la extensión RISC-V P DSP/SIMD ISA (borrador), instrucciones de manipulación de bits y punto flotante de precisión simple y doble, y MMU para aplicaciones basadas en Linux. La plataforma AE350 basada en AXI/AHB viene con memorias de nivel uno, controlador de interrupciones, módulo de depuración, controlador de matriz de bus AXI y AHB, puente AXI a AHB y una colección de componentes IP de bus AHB/APB fundamentales preintegrados juntos como un diseño de sistema. El controlador DDR3 y el controlador SPI-Flash en la estructura FPGA respaldan el I-Cache y D-Cache de 32 KB del A25 después de errores de caché. DDR3 fuera del chip proporciona memoria de datos, SPI-Flash contiene la memoria de instrucciones del A25 (códigos copiados de SPI-Flash a DDR3 y caché al arrancar). Además de las funciones instanciadas, la estructura FPGA GOWIN GW5AST-138 ofrece 138K LUT para la implementación de diseños personalizados. GOWIN EDA proporciona un entorno de desarrollo de hardware FPGA fácil de usar para Arora V. El entorno admite múltiples lenguajes de programación basados ​​en RTL, síntesis, ubicación y enrutamiento, generación y descarga de flujo de bits, análisis de energía y analizador lógico en el dispositivo.

Precio y disponibilidad

La FPGA GW5AST-138 con SDK con GOWIN_V1.9.9 Beta-3 estará disponible el 18 de agosto mediante distribución.

Acerca de GOWIN Semiconductor Corp.

Fundada en 2014, GOWIN Semiconductor Corp., con sede en China y una importante área de investigación y desarrollo, tiene la visión de acelerar la innovación de los clientes en todo el mundo con nuestras soluciones programables. Nos enfocamos en optimizar nuestros productos y eliminar barreras para los clientes que utilizan dispositivos lógicos programables. Nuestro compromiso con la tecnología y la calidad permite a los clientes reducir el costo total de propiedad por el uso de FPGA en sus placas de producción. Nuestras ofertas incluyen una amplia cartera de dispositivos lógicos programables, software de diseño, núcleos de propiedad intelectual (IP), diseños de referencia y kits de desarrollo. Nos esforzamos por servir a clientes en los mercados de consumo, industrial, de comunicaciones, médico y automotriz en todo el mundo.

Acerca de la tecnología Andes

Con dieciocho años en el negocio y miembro fundador fundador de RISC-V International, Andes es una empresa que cotiza en bolsa (TWSE: 6533; SIN: US03420C2089; ISIN: US03420C1099), un proveedor líder de sistemas 32/64 de alto rendimiento y bajo consumo. soluciones IP de procesador integrado de bits y la fuerza impulsora para generalizar RISC-V. Sus familias de CPU V5 RISC-V van desde pequeños núcleos de 32 bits hasta procesadores avanzados fuera de servicio de 64 bits con capacidades DSP, FPU, Vector, Linux, superescalar y/o multi/muchos núcleos. A finales de 2022, el volumen acumulado de SoC Andes-Embedded™ superó los 12 mil millones. Para obtener más información, visite https://www.andestech.com. ¡Sigue a Andes en LinkedIn, Twitter, Bilibili y YouTube!

Cotizaciones relacionadas

Acerca del FPGA GW5AST-138 basado en RISC-V:Precio y disponibilidadAcerca de GOWIN Semiconductor Corp.Acerca de la tecnología Andes